亚博网页版|界面登陆

热门关键词:

您的位置: 主页 > 资讯动态 > 使用教程 >
最理想的MCU+FPGA架构
作者:亚博网页版界面登陆 来源:亚博网页版界面登陆 点击: 发布日期: 2021-01-25 21:12
信息摘要:
硬核灵活,方便,但FPGA有很多限制。性价比较低的就是其中之一,在性能上也拒绝与同等级别的处理器匹敌。因此,每个大型FPGA制造商都在寻找合作伙伴,以减少晶片过程,同时映射硬件核心。 吵了好几次的ARM合力xilinx,INTEL合力altera只是,这些并不是我们芯片级的小众真正关心的。他管理什么样的Cortex-M0和MIPS,我们关心的是哪个架构最简单方便,廉价美丽。...
本文摘要:硬核灵活,方便,但FPGA有很多限制。性价比较低的就是其中之一,在性能上也拒绝与同等级别的处理器匹敌。因此,每个大型FPGA制造商都在寻找合作伙伴,以减少晶片过程,同时映射硬件核心。 吵了好几次的ARM合力xilinx,INTEL合力altera只是,这些并不是我们芯片级的小众真正关心的。他管理什么样的Cortex-M0和MIPS,我们关心的是哪个架构最简单方便,廉价美丽。

亚博网页版界面登陆

硬核灵活,方便,但FPGA有很多限制。性价比较低的就是其中之一,在性能上也拒绝与同等级别的处理器匹敌。因此,每个大型FPGA制造商都在寻找合作伙伴,以减少晶片过程,同时映射硬件核心。

吵了好几次的ARM合力xilinx,INTEL合力altera只是,这些并不是我们芯片级的小众真正关心的。他管理什么样的Cortex-M0和MIPS,我们关心的是哪个架构最简单方便,廉价美丽。嵌入了这种硬核的FPGA只是单片系统解决方案的最后一爱,但到底FPGA中隐藏着什么样的硬核是可靠的SOPC吗? altera仍然主要推动他们的软件核心,从世界上最标准化的处理器NIOSII到现在涂黑的MP32处理器。

Xilinx也有软核心MicroBlaze航向。此外,它还隐藏了IBM硬件核心PowerPC。

现在推出了强大的Zynq-7000可扩展处置平台。但是,这些都必须满足大家的市场需求吗? 基本上很难。在中低端的应用中,北京政府着力的国产FPGA京微雅格也发售了自己的原创作品Astro系列CSOC,使特权同学眼前一亮,但埋入的51也需要跑100M,不惜0.13us的工艺流程。

图1NIOSII架构图2Zynq-7000架构图3Astro架构仅在灵活性方面意味着NIOSII占优势,在某种意义上,他不太可能成为硬核。另一方面,如果不外部安装存储器,则充分限制应用于设备的片上存储器资源。

那之后很灵活。需要逻辑上搭载缺少的外围设备,但问题也和标准化的MCU一样。构建那样的外围设备往往是徒劳的。

构建10个外围设备可能最多需要3、5个。那样的话,剩下的就是多才多艺。

今天的节约型社会被称为浪费。因此,特权同学希望的架构如图4右边所示。

虽然不需要太丰富的外围设备,但FPGA嵌入硬件核心只是受到影响,是灵活的,因此并不能充分发挥所谓的灵活性。如果有需要跑完软件的裸内核和必要的调试模块,这个体系结构可能非常简单。其他所有外围设备(包括系统运行所需的内存模块等,必然被称为外围设备。

说白了,这只是提出了CPU FPGA的体系结构。哈哈,这只是个人的希望。个人可能真的很适合这样的体系结构在现在手中的配套项目。


本文关键词:亚博网页版界面登陆,最理想,的,MCU+FPGA,架构,硬核,灵活,方便,但,FPGA

本文来源:亚博网页版界面登陆-www.express-airlift.com

全国服务热线

0853-747671016